Produkter

XC7Z020

Kort beskrivelse:

varenummer:XC7Z020

fabrikant:AMD Xilinx

Producentnummer:XC7Z020

beskrive:IC SOC CORTEX-A9 667MHZ 484BGA

Original fabrik standard leveringsdato:52 uger

udvide på:Dual-core ARM® Cortex®-A9 MPCore™ Embedded System-on-Chip (SOC) SoC) IC Zynq®-7000 Artix™-7 FPGA med CoreSight™, 85K logisk enhed 667MHz 484-CSPBGA(19×19)


Produktdetaljer

Produkt Tags

Produktegenskaber:

TYPE BESKRIVE
kategori Integreret kredsløb (IC)  Indlejret  System-on-chip (SoC)
fabrikant AMD Xilinx
serie Zynq®-7000
pakke bakke
Produktstatus På udsalg
struktur MCU, FPGA
Kerneprocessor Dual-core ARM® Cortex®-A9 MPCore™ med CoreSight™
Flash-hukommelsesstørrelse -
RAM størrelse 256 KB
perifer enhed DMA
Forbindelsesevne CANbus, EBI/EMI, Ethernet, IC, MMC/SD/SDIO, SPI, UART/USART, USB OTG
hastighed 667 MHz
Hovedegenskaber Artix™-7 FPGA, 85K logikenhed
Arbejdstemperatur -40°C ~ 100°C (TJ)
Pakke/bolig 484-LFBGA, CSPBGA
Leverandørenhedspakke 484-CSPBGA(19x19)
I/O nummer 130
Grundproduktnummer XC7Z020

Miljø- og eksportklassificering:

EGENSKAB BESKRIVE
RoHS status Overhold ROHS3-specifikationen
Fugtfølsomhedsniveau (MSL) 3 (168 timer)
REACH status Ikke-REACH produkter
ECCN 3A991D
HTSUS 8542.39.0001

Zynq-7000 SoC første generations arkitektur:
Zynq®-7000-familien er baseret på Xilinx SoC-arkitekturen.Disse produkter integrerer et funktionsrigt dual-core eller single-core ARM® Cortex™-A9-baseret behandlingssystem (PS) og 28 nm Xilinx programmerbar logik (PL) i en enkelt enhed.ARM Cortex-A9 CPU'erne er hjertet af PS og inkluderer også on-chip hukommelse, eksterne hukommelsesgrænseflader og et rigt sæt af perifere tilslutningsgrænseflader.Processing System (PS) ARM Cortex-A9-baseret applikationsprocessorenhed (APU) • 2,5 DMIPS/MHz pr. CPU • CPU-frekvens: Op til 1 GHz • Sammenhængende multiprocessor-understøttelse • ARMv7-A-arkitektur • TrustZone®-sikkerhed • Thumb®-2-instruktion sæt • Jazelle® RCT-udførelse Miljøarkitektur • NEON™ mediebehandlingsmotor • Enkel og dobbelt præcision Vector Floating Point Unit (VFPU) • CoreSight™ og Program Trace Macrocell (PTM) • Timer og interrupts • Tre watchdog-timere • Én global timer • To triple-timertællere caches • 32 KB niveau 1 4-vejs sæt-associativ instruktion og datacaches (uafhængig for hver CPU) • 512 KB 8-vejs sæt-associativ niveau 2 cache (delt mellem CPU'erne) • Byte-paritetsunderstøttelse On-Chip hukommelse • On-chip boot ROM • 256 KB on-chip RAM (OCM) • Byte-paritetsunderstøttelse Eksterne hukommelsesgrænseflader • Multiprotokol dynamisk hukommelsescontroller • 16-bit eller 32-bit grænseflader til DDR3, DDR3L, DDR2 eller LPDDR2-hukommelser • ECC-understøttelse i 16-bit-tilstand • 1 GB adresseplads ved hjælp af single rang af 8-, 16- eller 32-bit brede hukommelser • Statiske hukommelsesgrænseflader • 8-bit SRAM-databus med op til 64 MB understøttelse • Parallel NOR flash-understøttelse • ONFI1.0 NAND-flash-understøttelse (1-bit ECC ) • 1-bit SPI, 2-bit SPI, 4-bit SPI (quad-SPI) eller to quad-SPI (8-bit) seriel NOR flash 8-kanals DMA-controller • Hukommelse-til-hukommelse, hukommelse-til -periferal, perifer-til-hukommelse og scatter-gather transaktionsunderstøttelse I/O-ydre enheder og grænseflader • To 10/100/1000 tri-speed Ethernet MAC-ydre enheder med IEEE Std 802.3 og IEEE Std 1588 revision 2.0-understøttelse • DMA-gather-understøttelse kapacitet • Anerkendelse af 1588 rev.2 PTP-rammer • GMII-, RGMII- og SGMII-grænseflader • To USB 2.0 OTG-ydre enheder, der hver understøtter op til 12 endepunkter • USB 2.0-kompatibel enheds IP-kerne • Understøtter på farten, højhastigheds-, fuldhastigheds- og lav- hastighedstilstande • Intel EHCI-kompatibel USB-vært • 8-bit ULPI ekstern PHY-grænseflade • To fulde CAN 2.0B-kompatible CAN-busgrænseflader • CAN 2.0-A og CAN 2.0-B og ISO 118981-1 standardkompatibel • Ekstern PHY-grænseflade • To SD /SDIO 2.0/MMC3.31-kompatible controllere • To fuld-dupleks SPI-porte med tre perifere chipvalg • To højhastigheds-UART'er (op til 1 Mb/s) • To master- og slave I2C-grænseflader • GPIO med fire 32-bit banker , hvoraf op til 54 bit kan bruges med PS I/O (en bank på 32b og en bank på 22b) og op til 64 bit (op til to banker på 32b) forbundet til den programmerbare logik • Op til 54 fleksible multiplexed I/O (MIO) til perifere pin-tildelinger Sammenkobling • Højbåndsforbindelse inden for PS og mellem PS og PL • ARM AMBA® AXI baseret • QoS-understøttelse på kritiskel mestrer for latency og band.


  • Tidligere:
  • Næste:

  • Efterlad din besked

    Relaterede produkter

    Efterlad din besked